Percobaan 3 Kondisi 3
Buatlah rangkaian seperti gambar percobaan 3.b, ubah gerbang logika menjadi gerbang logika NOR
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja [Kembali]
Percobaan 3 kondisi 3 merupakan dua counter yang menggunakan dua IC yaitu IC 74193 dan IC 74192, dimana kedua IC ini dapat melakukan counter. Switch S4, S5, S6, dan S7 masing-masing secara berurutan terhubung ke inputan D0, D1, D2, dan D3 pada kedua flip-flop yang mana merupakan data input. Switch S1 terhubung ke inputan UP dan S2 terhubung ke inputan DN. Sebelum itu terdapat dua gerbang NOR yang masing-masing diberi inputan clock.
Jika Inputan UP aktif maka IC akan menghitung dari bit terkecil ke terbesar, sedangkan jika inputan DN (down) aktif maka IC akan menghitung dari bit terbesar ke terkecil. Inputan PL (preset load) berfungsi untuk mengatur dalam keadaan set atau output akan menampilkan nilai data inputan, sedangkan inputan MR (master reset) berfungsi untuk mengatur IC dalam keaadaan reset atau seluruh output akan menampilkan 0.
Pada percobaan, agar counter dapat menghitung atau outputnya berubah secara bertahap adalah dengan dengan menoaktifkan PL dan MR serta, ouput dari gerbang NOR harus dapat berubah sehingga, S1 atau S2 harus berlogika 0. Selain itu, salah satu output gerbang NOR harus diputus dikarenan jika salah satu gerbang NOR masih terhubung maka clock yang diterima UP dan DN akan serentak, sehingga IC tidak dapat akan melakukan up counter atau down counter. Pada output IC, LSB ke MSB adalah dari atas ke bawah.
.png)
Tidak ada komentar:
Posting Komentar