Percobaan 1 Kondisi 11:
Buatlah rangkaian seperti gambar percobaan 1 dengan output di output di batasi sampai 1010
4. Prinsip Kerja [Kembali]
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja [Kembali]
Rangkaian terdiri dari empat D flip-flop (input J dan K saling berlawanan) dan tujuh switch (SW1-SW4 terhubung ke kaki set pada masing-masing JK flip-flop, SW5 terhubung ke salah satu input gerbang AND yang outputnya akan terhubung ke semua clock pada flip-flop, SW6 terhubung ke masing-masing input D flip-flop (sebelum input K diberi gerbang NOT) , dan SW7 terhubung ke input R pada semua flip-flop.
Input flip-flop yang selanjutnya berasal dari output flip-flop yang sebelumnya. Output dari flip-flop akan dipengaruhi oleh input D (J) serta clock karena semua input R dan S tidak aktif. Untuk melewatkan data 1010 maka kita harus clock harus diaktifkan (berubah-ubah) dengan cara menghubungkan SW5 ke power supply (berlogika 1) dan memainkan SW6 agar data yang bergeser menunjukkan biner 1010.
Pada saat SW 6 berlogika 0 maka pada saat clock aktif atau dari 0 ke 1 (active high) maka output flip-flop pertama berlogikav0, lalu saat SW6 berlogika 1 maka saat clock aktif, output dari flip-flop pertama berlogika 1, sedangkan output dari flip-flop kedua akan berlogika 0 (0 dari output flip-flop sebelumnya digeser ke flip-flop kedua). Begitu seterusnya hingga data 0 yang pertama akan terus digeser hingga flip-flop terakhir. Selanjutnya jika data sudah diterima semua maka data akan satu per satu dikeluarkan melalui output flip-flop terakhir. Rangkaian Shift Register ini disebut dengan Serial In Seial Out (SISO).
5. Link Download
[Kembali]
.png)
Tidak ada komentar:
Posting Komentar