Laporan Akhir 1 Modul 3




1. Jurnal
[Kembali]




2. Alat dan Bahan [Kembali]

2.1 Alat
a.. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


2.2 Bahan (proteus) 
a. IC 74LS112 (JK filp flop)

Gambar 3. IC 74LS112


b. Power DC

Gambar 4. Power DC

c. Switch (SW-SPDT)

Gambar 5. Switch


d. Logicprobe atau LED
Gambar 5. Logic Probe


3. Rangkaian Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]

    Secara umum, prinsip kerja rangkaian pada percobaan 1 Asynchronous Binary Counter 4 bit dengan 4 buah J-K flip flop yaitu, saat input input J dan K saat sama-sama dihubungkan ke power supply (menjadi T fli-flop) maka flip-flop akan mengalami kondisi toogle. Selain itu, output toogle pada masing-masing flip-flop akan berubah saat clock aktif atau saat clock fall time (active low).

    Clock hanya dihubungkan pada  flip flop pertama. Saat clock pada flip-flop pertama dihubung belum aktif (rise time) maka untuk output yang dihasilkan pada flip flop adalah mulai dari nol. Ini juga berlaku pada flip-flop kedua hingga keempat, dimana untuk output yang dihasilkan dimulai dari 0. Dengan demikian, dapat disimpulkan bahwa pada awalnya untuk output percobaan dimulai dari nol.

    Saat Clock dalam kondisi fall time, maka output flip-flop pertama akan berubah menjadi 1. Sedangkan, pada flip flop kedua tidak terpengaruh apapun karena input clock flip-flop kedua diperoleh dari output  flip flop pertama, sehingga clock  flip-flop kedua masih dalam kondisi rise time sehingga output flip-flop kedua berlogika 0, begitupun seterusnya untuk flip-flop ketiga dan keempat. Sehingga, outputnya secara bergiliran dan bergantian mengalami kenaikan dalam  jumlah bilangan binernya, dimana untuk LSB adalah output flip-flop pertama dan MSB adalah output flip-flop keempat.

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

1. Analisalah output yang dihasilkan pada percobaan 1 berdasarkan masing2 flip flop!

    Percobaan 1 merupakan rangkaian asinkronus counter yang terdiri dari 4 buah JK flip-flop dengan jenis IC 74LS112. Input R dan S pada semua flip-flop dihubungkan ke power supply atau berlogika 1, sehingga keluaran flip-flop menjadi dipengaruhi oleh inputan J dan K. Clock hanya dihubungkan pada flip-flop pertama, sedangkan untuk flip-flop selanjutnya clock berasal dari output flip-flop sebelumnya.

    Input J dan K semua flip-flop dihubungkan ke power supply atau berlogika 1. Pada saat clock pada flip-flop yang pertama aktif (1 ke 0) maka flip-flop berada pada kondisi toggle sehingga output flip flop pertama berubah dari sebelumnya nol menjadi satu. Untuk flip-flop yang kedua output masih 0 atau belum berubah karena clock belum aktif (0 ke 1). Lalu pada saat clock flip-flop pertama aktif lagi maka outputnya berubah dari 1 ke 0 dikarenakan output pertama merupakan clock flip-flop kedua maka flip-flop kedua akan toggle atau berubah dari 0 ke 1. Jadi output flip-flop pertama H0 akan berubah saat fall time clock pertama, flip-flop kedua H1 akan berubah saat fall time H0, flip-flop ketiga akan berubah saat fall time H1 dan flip-flop keempat akan berubah fall time H2.

2. Jelaskan kenapa flip flop terakhir disebut dengan MSB!

    Dalam counter, flip-flop terakhir menunjukkan nilai MSB (Most Significant Bit) karena nilainya memiliki dampak terbesar terhadap perubahan nilai total pada counter. Pada percobaan, nilai MSB dalam desimal adalah 8. Sedangkan, flip-flop yang paling awal, outputnya disebut LSB (Least Significant Bit)

7. Link Download [Kembali]





Tidak ada komentar:

Posting Komentar

M4

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori Percobaan a. ...